Новости электроники
Нашли ошибку? Сообщите нам ...Распечатать: Быстрые и экономичные CPLD LATTICE серии ispMACH 4A

Быстрые и экономичные CPLD LATTICE серии ispMACH 4A



M4A5-32/32-10VNC, M4A5-64/32-10VC и M4A3-256/128-10YC – представители семейства CPLD ispMACH 4A предлагают исключительно гибкую архитектуру и простоту использования как самих микросхем, так и их программного обеспечения. Главными преимуществами для пользователей являются: гарантированность и предсказуемость решений на CPLD, быстрый вывод в производство конечных продуктов, превосходная гибкость и низкая стоимость. Данные CPLD содержать 32, 64 и 256 макроячеек соответственно. Напряжение питания микросхем составляют 5В (M4A5-xxx) и 3,3В (M4A3-xxx).

Отличительные особенности:

  • высокая производительность, передовой  техпроцесс E2CMOS;
  • гибкая архитектура для быстрой разработки;
  • высокая скорость:
    — 5,0нс tPD,
    — 182МГц fCNT;
  • 32, 64 и 512 макроячейки, соответственно;
  • особенности архитектуры:
    — D/T регистры и защелки,
    — синхронные и асинхронные режимы,
    — входные регистры,
    — программируемая полярность,
    — напряжения питания 3,3В и 5,0В,
    — PCI-совместимость,
    — «горячее» подключение,
    — программируемый бит секретности,
    — индивидуальное управление скоростью выходных данных;
  • температурный диапазон: 0°C...+70°C;
  • корпуса: TQFP-44 (M4A5-32/32-10VNC и M4A5-64/32-10VC) и PQFP-208 (M4A3-256/128-10YC)

Структура PAL-блоков архитектуры CPLD ispMACH 4A здесь.

Автор: Панов Артур

 

Источник: terraelectronica.ru

Дата публикации: 14.09.2007
 Предыдущая   Все за текущий день   Следующая
Другие новости ...
Архив


RadioRadar.net - datasheet, service manuals, схемы, электроника, компоненты, semiconductor,САПР, CAD, electronics