Новости электроники
Нашли ошибку? Сообщите нам ...Распечатать: Уникальное семейство MachXO энергонезависимых CPLD от LATTICE SEMICONDUCTOR

Уникальное семейство MachXO энергонезависимых CPLD от LATTICE SEMICONDUCTOR



MachXO – семейство, совмещающее основные особенности сложных CPLD и FPGA малой емкости в одном кристалле. Оно оптимизировано в соответствии с требованиями, традиционно предъявляемыми к связующей логике, коммутации шин, интерфейсным шинам, контролю включения питания и управляющей логике. Все представители семейства MachXO основаны на использовании встроенных Flash-памяти и сверхоперативной RAM-памяти, а так же архитектуры на базе LUT (справочных таблиц).

В версии «E» микросхем с наименьшей потребляемой мощностью используется логическое ядро с питанием 1,2В. А встроенный стабилизатор напряжения, позволяет использовать версии «C» микросхем с внешним источником питания 1,8В, 2,5В или 3,3В. Ядром каждого кристалла является матрица LUT (справочных таблиц), которая может использоваться для реализации логики и распределенной памяти небольшой емкости. Матрица окружается гибкой системой I/O-линий, реализующей популярные стандарты I/O: LVCMOS, PCI и LVDS. В семействе MachXO имеются четыре уровня сложности по количеству LUT: 256, 640, 1200 и 2280. MachXO1200 и MachXO2280 дополнительно поддерживают одну или две цепи PLL, а также один или три встроенных блока RAM-памяти емкостью по 9кбит

Отличительные особенности:

     энергонезависимость, многократная переконфигурируемость:
      - мгновенное включение – несколько микросекунд,
      - не нужна внешняя конфигурационная память,
      - превосходная защита информации,
      - конфигурация логики, основанной на SRAM-памяти, за несколько микросекунд,
      - SRAM и энергонезависимая память программируются через JTAG-порт,
      - поддержка фонового программирования энергонезависимой памяти;
     в режиме «сна» статическое потребление снижается в 100 раз;
     технология TransFR реконфигурации (TFR) – обновление логической структуры в процессе работы;
     высокая плотность I/O-линий:
      - от 256 до 2280 LUT4,
      - от 73 до 271 I/O-линий с расширенными пакетами,
      - поддержка перераспределения плотности;
     встроенная и распределенная память:
      - до 27,6кбит sysMEM встроенной блоковой RAM-памяти,
      - до 7,5кбит распределенной RAM-памяти;
     программируемый sysIO буфер, поддерживающий широкий набор интерфейсов:
      - LVCMOS 3,3/2,5/1,8/1,5/1,2В,
      - LVTTL,
      - PCI*,
      - LVDS*, Bus-LVDS*, LVPECL*, RSDS*;
     *Только для MachXO1200 и 2280
     sysCLOCK:
      - до двух аналоговых цепей PLL на кристалл,
      - умножение частоты, деление и фазовый сдвиг;
     системный уровень:
      - встроенный генератор,
      - возможность работы от 3,3В, 2,5В, 1,8В или 1,2В напряжения питания.

Области применения: аппаратура сетевой и телекоммуникационной инфраструктуры; базовые станции сотовой связи; мультимедиа/видео/аудиоаппаратура; высокоскоростная логика; цифровая обработка сигналов; бытовая техника; аудио-видеовещание; устройства хранения; серверы; аппаратура тестирования и измерения.

Средства разработки и отладки:

LCMXO256C-S-EV - оценочная плата MachXO представляет собой полнофункциональный аппаратный комплекс, включающий все необходимые программы для разработки, отладки и тестирования приложений на базе Lattice MachXO.

LCMXO640C-L-EV - отладочная плата MachXO Standard, представляет собой типовую платформу для разработки и отладки приложений на базе Lattice MachXO.

Источник: terraelectronica.ru

Дата публикации: 21.02.2007
 Предыдущая   Все за текущий день   Следующая
Другие новости ...
Архив


RadioRadar.net - datasheet, service manuals, схемы, электроника, компоненты, semiconductor,САПР, CAD, electronics