RadioRadar - Радиоэлектроника, даташиты, схемы

https://www.radioradar.net/repair_electronic_technics/repair_home_appliances/repair_tv_samsung_chassis_ks7a_p_rev_1_part1.html

Регулировка и ремонт телевизоров SAMSUNG на шасси KS7A(P) REV.1 (часть 1)

В предлагаемом материале автор рассказывает о телевизионном шасси компании SAMSUNG ELECTRONICS KS7A(P) REV.1. На этом шасси (разработка 2004 года) производятся телевизоры с такими функциональными возможностями как поддержка телетекста, режим "кадр а кадре", стереозвук стандартов А2 и NICAM, а также прием FM-радио, с диагоналями экрана кинескопа 21, 25 и 29 дюймов.

На указанном шасси выпускаются следующие модели телевизоров SAMSUNG: CS21A11MHVXXSV, CS25M20EQ, CS29M6PQ, CS29K10MQWXBWT, CW29A114NRXXEC.

Особенности шасси KS7A(P) REV.1

Базовое шасси KS7A(P) REV. 1 конструктивно состоит из двух печатных плат (главной и кинескопа) и трех модулей ("кадра в кадре", переключателя сигналов AV, двойной фокусировки), которые устанавливаются в качестве опций. Особенность шасси состоит в том, что все основные его узлы выполнены на специализированных микросхемах фирмы MICRONAS.

Основа шасси - однокристальный телевизионный процессор VCT4953A, входящий в семейства VCT48/49xyl. Микросхема объединяет в себе функции обработки аудио-, видеосигналов и управления. Архитектура микросхемы приведена на рис. 1. Рассмотрим основные характеристики микросхемы.

Архитектура микросхем семейства VCT48/49xyl

Рис. 1. Архитектура микросхем семейства VCT48/49xyl

 

Микроконтроллер и процессор обработки данных

- 8-битное ядро, поддерживающее инструкции процессора 8051;

- до 512 кбайт ПЗУ для управляющей программы;

- декодер телетекста (стандарты WST, PDC, VPS и WSS);

- декодер субтитров;

- внутреннее ОЗУ на 10 страниц телетекста (до 1000 страниц телетекста с внешним ОЗУ);

- генератор экранного меню (OSD).

Процессор сигнала ПЧ

Мультистандартный процессор ПЧ с квазипарал-лельным звуковым трактом (QSS) и одним полосовым фильтром.

Аудиопроцессор

- Демодулятор сигналов FM-радио и стандартов RDS/RBDS;

- демодулятор ТВ сигналов (все аналоговые стандарты, A2 и NICAM, стандарты BTSC/SAP с DBX).

Базовый звуковой процессор

- Регулировки тембра НЧ/ВЧ или эквалайзер;

- реализация различных эффектов (Loudness, псевдостерео и т.д.);

- функция Micronas BASS;

- выход для сабвуфера (функция Micronas AROUND virtual);

- опциональные функции (Virtual Dolby Surround, BBE, SRS WOW, SRS TruBASS, Micronas VOICE).

Видеопроцессор

- Входы для сигналов форматов ITU 656, CVBS, S-VHS, YCrCb и RGB;

- 8/10-битный выход формата ITU 656;

- 4Н-адаптивный фильтр цветности (PAL/NTSC);

- мультистандартный декодер сигналов цветности (PAL/NTSC/SECAM);

- нелинейная схема пересчета размера по горизонтали "Panoramavision";

- схемы улучшения цветовых и яркостных переходов (CTI, LTI);

- нелинейное расширение цветового пространства;

- схема динамического расширения уровня черного (BLE);

- схема модуляции скорости развертки;

- схема "мягкого" старта строчной развертки;

- схема коррекции изображения по вертикали;

- схема динамической компенсации высокого напряжения.

Дополнительно

- один кварцевый генератор 20,25 МГц с дежурным режимом;

- производится в корпусах PSSDIP88-1/-2 и PMQFP144-2.

Назначение выводов микросхемы VCT4953 приведено в табл. 1.

Таблица 1. Назначение выводов микросхемы VCT4953

Корпус

Название сигнала

Тип: I - вход; O - выход; S - питание

Описание

PSSDIP88-1 PSSDIP88-2QFP144-2

1

88

128

GND

S

"Земля"

2

87

129

VSUP5.0BE

S

Напряжение питания анало­говой части видеотракта 5 В

3

86

130

TEST/ SUBW

I

Тестовый вход, резервирует­ся для выхода на сабвуфер

4

85

131

VERT+

O

Дифференциальный пилообразный сигнал

управления кадровой разверткой

5

84

132

VERT-

O

6

83

133

EW

O

Сигнал коррекции подушко­образных искажений растра

7

82

134

RSW2

O

Сигнал переключения диапазона 2

8

81

135

RSW1

O

Сигнал переключения диапазона 1

9

80

136

SENSE

I

Измерительный вход АЦП

10

79

137

GNDM

I

"Земля" для измерительного входа АЦП

11

78

138

FBIN

I

Вход гашения RGB

12

77

139

RIN

I

Вход аналоговых сигналов RGB

13

76

140

GIN

I

14

75

141

BIN

I

15

74

142

SVMOUT

O

Выход сигнала модуляции скорости развертки

16

73

143

ROUT

O

Вход аналоговых сигналов RGB

17

72

144

GOUT

O

18

71

1

BOUT

O

19

70

2

VRD

-

Опорное напряжение для АЦП RGB

20

69

3

XREF

-

Опорный ток для АЦП RGB

21

68

4

VSUP3.3BE

S

Напряжение питания аналоговой части видеотракта 3,3 В

22

67

5

GND

S

"Земля"

23

66

6

GND

S

24

65

7

VSUP3.3IO

S

Напряжение питания портов ввода-вывода 3,3 В

25

64

8

VSUP3.3DAC

S

Напряжение питания видео АЦП 3,3 В

26

63

9

GNDDAC

S

"Земля" видео АЦП

27

62

10

SAFETY

I

Вход защиты

28

61

11

HFLB

I

Вход СИОХ

29

60

12

HOUT

O

Выход импульсов запуска строчной развертки

30

59

13

VPROT

I

Вход защиты кадровой развертки

-

-

37

PWMV

O

Выход кадрового сигнала ШИМ

-

-

38

DFVBL

O

Выход сигнала динамичес­кой фокусировки (кадровые импульсы гашения)

Корпус

Название сигналаТип: I - вход; O - выход; S -питаниеОписание
PSSDIP88-1PSSDIP88-2QFP144-2

31

58

39

SDA

I/O

Шина данных интерфейса I2C

32

57

40

SCL

I/O

Шина синхронизации интерфейса I2C

33

56

41

P21

I/O

Универсальный порт 2, разряды 0, 1

34

55

42

P20

I/O

35

54

43

P17

I/O

Универсальный порт 1, разряды 0-7

36

53

44

P16

I/O

37

52

45

P15

I/O

38

51

46

P14

I/O

39

50

47

P13

I/O

40

49

48

P12

I/O

41

48

49

P11

I/O

42

47

50

P10

I/O

43

46

53

VSUP3.3FE

S

Напряжение питания аналоговой части видеотракта 3,3 В

44

45

54

GND

S

"Земля"

45

44

55

GND

S

46

43

56

VSUP1.8FE

S

Напряжение питания аналоговой части видеотракта 1,8 В

47

42

57

VOUT3

O

Выходы аналоговых видеосигналов 1-3

48

41

58

VOUT2

O

49

40

59

VOUT1

O

50

39

60

VIN1

I

Входы аналоговых видеосигналов 1-11

51

38

61

VIN2

I

52

37

62

VIN3

I

53

36

63

VI N4

I

54

35

64

VIN5

I

55

34

65

VIN6

I

56

33

66

VIN7

I

57

32

67

VIN8

I

58

31

68

VIN9

I

59

30

69

VIN10

I

60

29

70

VIN11

I

61

28

98

P23

I/O

Универсальный порт 2, разряды 2, 3

62

27

99

P22

I/O

63

26

100

XTAL2

O

Выход кварцевого генератора 20,25 МГц

64

25

101

XTAL1

I

Вход кварцевого генератора 20,25 МГц

65

24

102

VSUP1.8DIG

S

Напряжение питания цифровой части 1,8 В

Корпус

Название сигнала

Тип: I - вход; O - выход; S -питание

Описание

PSSDIP88-1PSSDIP88-2QFP144-2

66

23

103

GND

S

"Земля"

67

22

104

GND

S

68

21

105

VSUP3.3DIG

S

Напряжение питания аналоговой части видеотракта 3,3 В

69

20

106

VSUP5.0IF

S

Напряжение питания АЦП тракта ПЧ 5 В

70

19

107

VSUP5.0FE

S

Напряжение питания аналоговой части тракта ПЧ 5 В

71

18

108

RESETQ

I/O

Сигнал начального сброса

72

17

109

IFIN +

I

Дифференциальный вход тракта ПЧ

73

16

110

IFIN-

I

74

15

111

VREFIF

O

Опорное напряжение тракта ПЧ

75

14

112

TAGC

O

Сигнал ВЧ АРУ (для тюнера)

76

13

113

AIN1R/ SIF

I/O

Аудиовход 1, правый канал/сигнал 2-ой ПЧ звука

77

12

114

AIN1L

I

Аудиовход 1, левый канал

78

11

115

AIN2R

I

Аудиовход 2, правый канал

79

10

116

AIN2L

I

Аудиовход 2, левый канал

-

-

117

AIN3R

I

Аудиовход 3, правый канал

-

-

118

AIN3L

I

Аудиовход 3, левый канал

-

-

119

AOUT2R

O

Аудиовыход 2, правый канал

-

-

120

AOUT2L

O

Аудиовыход 2, левый канал

80

9

-

AIN3R/

AOUT2R

I/ O

Аудиовход 3, правый канал/аудиовыход 2, правый канал

81

8

-

AIN3L/

AOUT2L

I/O

Аудиовход 3, левый канал/аудиовыход 2, левый канал

82

7

121

AOUT1R

O

Аудиовыход 1,правый канал

83

6

122

AOUT1L

O

Аудиовыход 1,левый канал

84

5

123

SPEAKERR

O

Аудиовыход (на динамик), правый канал

85

4

124

SPEAKERL

O

Аудиовыход (на динамик), левый канал

86

3

125

VREFAU

-

Опорное напряжение аудиотракта

87

2

126

VSUP8.0AU

S

Напряжение питания аналоговой части аудио­тракта 8 В

88

1

127

GND

S

"Земля"

Электрические характеристики микросхемы, связанные с потреблением,приведены в табл. 2.

Таблица 2. Электрические характеристики микросхемы VCT4953

Параметр

Параметр

Вывод

Типовое значение

Ед. измерения

PTOT

Полная рассеиваемая  мощность

VSUPxx

2200

мВт

ISUP1.8DIG

Потребляемый ток

VSUP1.8DIG

175

мA

IVSUP1.8FE

VSUP1.8FE

225

мA

IVSUP3.3FE

VSUP3.3FE

48

мA

IVSUP3.3IO

IVSUP3.3EIO

VSUP3.3IO

VSUP3.3EIO

11

мA

IVSUP3.3DAC

VSUP3.3DAC

26

мA

IVSUP3.3BE

VSUP3.3BE

25

мA

IVSUP3.3DIG

VSUP3.3DIG

95

мA

IVSUP5.0FE

VSUP5.0FE

65

мA

IVSUP5.0IF

VSUP5.0IF

65

мA

IVSUP5.0BE

VSUP5.OBE

18

мA

IVSUP8.0AU

VSUP8.0AU

12

мA

Принципиальная электрическая схема шасси приведена на рис. 2-7.

Импульсный источник питания (рис. 2) совмещает в себе функции дежурного и рабочего источников. Он реализован на основе контроллера STR-X6750B. Микросхема представляет собой обратноходовый ключевой конвертор со встроенным силовым ключом - биполярным транзистором. В качестве опции в некоторые модели устанавливается корректор коэффициента мощности PFC (power factor controller), позволяющий более эффективно использовать энергию источника. На выходе источника формируются постоянные стабилизированные и гальванически развязанные от сети напряжения 135, 14 (2 канала) и 6 В. Выходные напряжения стабилизируются групповым методом. Сигнал обратной связи формируется управляемым стабилизатором DZ805, подключенным к шине 135 В и через оптрон PC801S подается на вход усилителя ошибки в составе контроллера IC801S (выв. 4).

Из вторичного напряжения 6 В с помощью интегральных стабилизаторов формируются напряжения 1,8, 3,3 и 5 В для питания телевизионного процессора VCT4953 (ICV201 на рис. 3) и других узлов шасси. Причем, для реализации дежурного режима напряжения 1,8 В (A+1.8V) и 3,3 В (A+3.3V) подаются на процессор ICV201 постоянно, а напряжения 3,3 В (B+3.3V) и 5 В (B+5V) формируются управляемыми стабилизаторами 78R33 (IC803) и 78R05 (IC804) соответственно. Управляющий сигнал POWER поступает с выв. 33 ICV201 через ключ на транзисторе QV901.

Особенностью рассматриваемого шасси является возможность реализации режима "кадр в кадре". Сигнал ПЧ с основного тюнера TU01S через фильтр на ПАВ ICV101 подается непосредственно на вход ТВ процессора ICV201 (выв. 72, 73). А ПЦТС (SUB_CVBS на рис. 3) с дополнительного тюнера TU02S поступает на вход модуля "кадр в кадре" (контакт 5 CNP02 на рис. 4). На второй вход модуля (контакт 7 CNP02) подается ПЦТС (PIP_CVBS) с видеовыхода ICV201 (выв. 47). Это может быть сигнал от одного из внешних источников или от основного тюнера (выбирается переключателем видеосигналов в составе ICV201). Это необходимо для того, чтобы отображать основное изображение или сигнал с НЧ входа в окне (один из режимов ТВ). Модуль реализован на специализированной микросхеме типа SDA9489x (ICP01). Она представляет собой однокристальный процессор обработки видеосигнала и формирования из него изображения "кадр в кадре" (PIP). В составе микросхемы имеются: АЦП, ЦАП, тактовый генератор (20,25 МГц), мультисистемный декодер сигналов цветности, АЦП, матрица RGB, ОЗУ для хранения изображения PIP аналоговый коммутатор, ЦАП и узел интерфейса I2C, по которому микросхема связана с микроконтроллером ICV201. Выбранный пользователем ПЦТС преобразуется в цифровой сигнал и вся дальнейшая обработка происходит уже с ним. Для синхронизации изображения PIP на выв. 3 и 4 ICP01 с контактов 7 и 8 CNP01 подаются строчные (H-SYNC) и кадровые (V-SYNC) импульсы. Полученный сигнал RGB подается на ЦАП, а с его выхода - на аналоговый коммутатор. На другой вход коммутатора (выв. 11-14 ICP01) от микроконтроллера ICV201 поступают видеосигналы экранного меню или телетекста OSD/TXT. В данном шасси эти входы не используются ввиду того, что сигналы телетекста и экранного меню формируются ТВ процессором и в нем же подаются на видеопроцессор микросхемы. В зависимости от режима работы ТВ на выход микросхемы (выв. 16-18) поступают видеосигналы основного изображения или изображения "кадр в кадре". Эти сигналы через буферы QP01-QP03 и контакты 10-12 CNP01 поступают на основную плату шасси и на вход видеопроцессора в составе микросхемы ICV201 (выв. 12-14) для дальнейшей обработки и отображения.

Микросхема ICP01 питается напряжением 3,3 В (выв. 7) от стабилизатора ICP02, который, в свою очередь, подключен к выходу стабилизатора 5 В (B+5V) IC804.

Синхропроцессор входит в состав микросхемы ICV201. Он выделяет из видеосигнала синхроимпульсы и формирует из них следующие сигналы:

- импульсы запуска для управления строчной разверткой (сигнал H-DRIVE, выв. 29);

- сигнал коррекции геометрических искажений растра "восток-запад" (сигнал EW-DRIVE, выв. 6);

- пилообразные импульсы для схемы кадровой развертки (сигнал VDP, выв. 4);

- сигнал модуляции скорости развертки (сигнал SVM-OUT, выв. 15).

Для работы синхропроцессора, синхронизации микроконтроллера, модуля "кадр в кадре" и других узлов шасси от строчной и кадровой разверток поступают импульсы обратного хода V-SYNC и H-SYNC на выв. 30 и 28 ICV201 соответственно. Одна из функций синхропроцессора - защита элементов строчной и кадровой разверток. Если поступление импульсов V-SYNC на выв. 30 ICV201 прекращается, микросхема блокирует на своих выходах импульсы запуска строчной и кадровой разверток.

Строчная развертка выполнена по стандартной двухкаскадной схеме с последовательным питанием выходного транзистора Q401 (рис. 2). Нагрузкой Q401 служат строчные катушки ОС и обмотка 1-3 ТДКС Т444S. Сигнал коррекции "восток-запад" с выв. 6 ICV201 через драйвер Q804 Q801 подается на диодный модулятор D404.

Транзистор Q402 питается напряжением 14 В, а транзистор Q401 - напряжением 135 В от источника питания.

Энергия, запасенная ТДКС Т444S во время обратного хода строчной развертки, используется для формирования следующих напряжений:

Размах импульсов на обмотке HEAT Т444S контролируется схемой защиты от рентгеновского излучения. В аварийной ситуации схема на элементах CR02S, CR03S, DZR01S, QR01S, QR02S (рис. 2) формирует низкий потенциал на выв. 36 ICV201 (сигнал SC2-ID_X-RAY), после чего микроконтроллер сигналом с выв. 33 переводит источник в дежурный режим.

Схема кадровой развертки реализована на микросхеме IC301 типа LA7845 (рис. 2). В состав микросхемы входят усилитель, генератор импульсов обратного хода и схема термозащиты.

Пилообразные импульсы запуска кадровой развертки с выв. 4 IC201 поступают на выв. 5 IC301. К выходу микросхемы (выв. 2) подключены катушки кадровой ОС. Параллельно кадровой ОС включена демпфирующая цепь R305 R306 С305, устраняющая резонансный эффект в катушках. В случае неисправности в цепях кадровой развертки (короткое замыкание катушек и обрыв резистора R304) напряжение на выходе IC301 возрастает, стабилитроны DZ304-DZ306 начинают проводить ток, и выход микросхемы шунтируется. Это приводит к ее выключению, в результате чего ICV201 блокирует формирование импульсов запуска кадровой и строчной разверток.

В зависимости от типа кинескопа используются два варианта схемы выходных видеоусилителей. Первый вариант для обычных кинескопов реализован на микросхеме IC501 типа TDA6109JF фирмы NXP (Philips) (рис. 5). Это трехканальный высоковольтный (технология DMOS) видеоусилитель с полосой пропускания 9 МГц и размахом выходных сигналов до 60 В. В составе микросхемы есть схема стабилизации темновых токов и схема термозащиты. Для питания микросхемы достаточно одного источника напряжением 200...240 В. Коэффициент усиления по напряжению фиксированный и составляет 51 дБ.

Для кинескопов с плоским экраном используется второй вариант схемы (рис. 6) на основе микросхемы STV5109 фирмы STMicroelectronics. Она имеет более широкую полосу пропускания (10 МГц) и структуру, аналогичную TDA6109JF.

В качестве усилителя звуковой частоты на шасси используется микросхема TDA7297 (IC602 на рис. 7) фирмы STMicroelectronics. Это двухканальный мостовой усилитель с выходной мощностью 2х15 Вт (при напряжении питания 15 В, коэффициенте гармонических искажений 10% и коэффициенте усиления по напряжению 32 дБ). Микросхема имеет дежурный режим и режим блокировки звука. В составе микросхемы имеются схемы защиты от перегрева и короткого замыка-ния в выходных цепях. Сигнал блокировки звука от микроконтроллера ICV201 (выв. 40) через ключ QV902 подается на выв. 6 IC602 (низкий уровень на выв. 2 - активный). Сигнал включения дежурного режима формируется узлом на транзисторе QV951 (рис. 2) и подается на выв. 7 IC602 (низкий уровень на выв. 7 - активный).

Продолжение следует.

Недостающие схемы и рисунки можно найти здесь.

Автор: Николай Елагин (г. Зеленоград)

Источник: Ремонт и сервис